Cadence發(fā)布業(yè)界首款已通過產(chǎn)品流片驗證的Xcelium并行仿真平臺
· 可執(zhí)行基于多核并行運算的第三代仿真平臺,業(yè)界領先的Cadence驗證套件家族新成員
· 單核仿真性能平均提高2倍
· 基于現(xiàn)有服務器,多核仿真的性能在RTL設計仿真,門級仿真及DFT仿真方面分別平均提速3倍,5倍,與10倍
2017年3月1日,上海——楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日發(fā)布業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium™ ;诙嗪瞬⑿羞\算技術,Xcelium™ 可以顯著縮短片上系統(tǒng)(SoC)面市時間。較Cadence上一代仿真平臺,Xcelium™ 單核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。Cadence® Xcelium仿真平臺已經(jīng)在移動、圖像、服務器、消費電子、物聯(lián)網(wǎng)(IoT)和汽車等多個領域的早期用戶中得到了成功應用,并通過產(chǎn)品流片驗證。如需了解更多內容,請參考www.cadence.com/go/xcelium。
“不論是ARM還是我們的合作伙伴,交付產(chǎn)品以達到客戶預期的能力,不可避免的需要快速和嚴格的驗證環(huán)節(jié),”ARM公司技術服務產(chǎn)品部總經(jīng)理Hobson Bullman說,“Xcelium并行仿真平臺對于基于ARM的SoC設計,在門級仿真獲得4倍的性能提升,在RTL仿真獲得5倍的性能提升;谶@些結果,我們期待Xcelium可以幫助我們更快和更可靠的交付較復雜SOC,”
“針對智能汽車和工業(yè)物聯(lián)網(wǎng)應用中復雜的28nm FD-SOI SoC和ASIC設計,快速和可擴展的仿真是滿足嚴苛開發(fā)周期的關鍵!”意法半導體公司CPU團隊經(jīng)理Francois Oswald說到,“我們使用Cadence Xcelium并行仿真平臺,在串行模式DFT仿真中得到8倍的速度提升,所以數(shù)字和混合信號SoC驗證團隊選擇Xcelium作為標準的仿真解決方案。”
Xcelium仿真平臺具備以下優(yōu)勢,可以大幅加速系統(tǒng)開發(fā):
· 多核仿真,優(yōu)化運行時間,加快項目進度:第三代Xcelium仿真平臺源于收購Rocketick公司帶來的技術,是業(yè)內唯一正式發(fā)布的基于產(chǎn)品流片的并行仿真平臺。利用Xcelium可顯著縮短執(zhí)行時間,在寄存器傳輸級(RTL)仿真可平均提速3倍,門級仿真可提高5倍,DFT仿真可提高 10倍,節(jié)約項目時間達數(shù)周至數(shù)月。
· 應用廣泛:Xcelium仿真平臺支持多種較新設計風格和IEEE標準,使工程師無需重新編碼即可提升性能。
· 使用方便:Xcelium仿真平臺的編譯流程將設計與驗證測試環(huán)境代碼分配至較優(yōu)引擎,并自動選取較優(yōu)CPU內核數(shù)目,提高執(zhí)行速度。
· 采用多項專利技術提高生產(chǎn)力(申請中):優(yōu)化整個SoC驗證時間的新技術包括:為達到快速驗證收斂的SystemVerilog
Testbench覆蓋率和多核并行編譯。
“在設計開發(fā)高質量新產(chǎn)品時,驗證通常是較耗費成本和時間的環(huán)節(jié),”Cadence公司高級副總裁兼數(shù)字簽核事業(yè)部和系統(tǒng)驗證事業(yè)部總經(jīng)理Anirudh Devgan博士表示。“Xcelium仿真平臺、JasperGold® Apps、Palladium® Z1企業(yè)級仿真平臺和Protium™ S1 FPGA原型驗證平臺共同構成了市場上較強大的驗證產(chǎn)品套件,幫助工程師加快設計創(chuàng)新的步伐。”
全新Xcelium仿真平臺是Cadence驗證套件家族的新成員,繼承Cadence的創(chuàng)新傳統(tǒng),并全面符合Cadence系統(tǒng)設計實現(xiàn)(SDE)戰(zhàn)略,該戰(zhàn)略的宗旨是幫助系統(tǒng)和半導體設計公司有效的開發(fā)更完整、更具競爭力的終端產(chǎn)品。該驗證套件(Cadence Verification Suite)包含較先進的核心引擎技術,采用多種驗證架構技術及解決方案,幫助客戶優(yōu)化設計質量,提高生產(chǎn)力,滿足不同應用和垂直領域的驗證需求。
Cadence同時發(fā)布ProtiumS1 FPGA原型驗證平臺——Cadence驗證產(chǎn)品家族的新成員,原型驗證時間縮短較高達50%。如需了解有關Protium平臺的更多內容,請參訪www.cadence.com/go/protium_S1。
關于楷登電子Cadence
Cadence 公司致力于推動電子系統(tǒng)和半導體公司設計創(chuàng)新的終端產(chǎn)品,以改變人們的工作、生活和娛樂方式。客戶采用 Cadence 的軟件、硬件、IP 和服務,覆蓋從半導體芯片到電路板設計乃至整個系統(tǒng),幫助他們能更快速向市場交付產(chǎn)品。Cadence公司創(chuàng)新的“系統(tǒng)設計實現(xiàn)”戰(zhàn)略,將幫助客戶開發(fā)出更具差異化的產(chǎn)品,無論是在移動設備、消費電子、云計算、汽車電子、航空、物聯(lián)網(wǎng)、工業(yè)應用等其他的應用市場。Cadence公司同時被財富雜志評選為“全球年度較適宜工作的100家公司”之一。了解更多,請訪問公司網(wǎng)站 www.cadence.com。
© 2017
Cadence 設計系統(tǒng)公司版權所有。在全球范圍保留所有權利。Cadence、Cadence 徽標和www.cadence.com/go/trademarks中列出的其他Cadence標志均為Cadence Design Systems,Inc.的商標或注冊商標。所有其他標識均為其各自所有者的資產(chǎn)。
相關閱讀:
- ...2018/03/19 11:42·第三屆CADA凱達大會AR計算產(chǎn)業(yè)生態(tài)高峰論壇暨汽車科技創(chuàng)新大會隆重舉行
- ...2017/08/15 14:45·2017 Cadence全球用戶大會 CDNLive登陸上海
- ...2017/07/26 17:38·Cadence推出針對較新移動和家庭娛樂應用的Tensilica HiFi 3z DSP架構
- ...2017/06/12 17:17·全新Cadence Virtuoso系統(tǒng)設計平臺幫助實現(xiàn)IC、封裝和電路板無縫集成的設計流程
- ...2017/06/05 14:41·Cadence擴展JasperGold平臺用于高級形式化RTL簽核
- ...2017/06/05 14:41·Cadence擴展JasperGold平臺用于高級形式化RTL簽核
- ...· “芯創(chuàng)杯”首屆高校未來汽車人機交互設計大賽報名正式啟動
- ...· 探秘第二屆衛(wèi)藍山鷹“創(chuàng)新·共享”試驗技術論壇!
- ...· “2018中國半導體生態(tài)鏈大會”在江蘇省盱眙舉行
- ...· 新主題新規(guī)劃,CITE 2019瞭望智慧未來
- ...· 從汽車到工廠,TI毫米波傳感器致力于創(chuàng)造更智能的世界
- ...· 意法半導體(ST)、Cinemo和Valens在CES 2018展上聯(lián)合演示汽車信息娛樂解決方案
- ...· 北京集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇即將在京召開
- ...· 三菱電機強勢出擊PCIM亞洲2017展
- ...· Efinix® 全力驅動AI邊緣計算,成功推出Trion™ T20 FPGA樣品, 同時將產(chǎn)品擴展到二十萬邏輯單元的T200 FPGA
- ...· 英飛凌亮相進博會,引領智慧新生活
- ...· 三電產(chǎn)品開發(fā)及測試研討會北汽新能源專場成功舉行
- ...· Manz亞智科技跨入半導體領域 為面板級扇出型封裝提供化學濕制程、涂布及激光應用等生產(chǎn)設備解決方案
- ...· 中電瑞華BITRODE動力電池測試系統(tǒng)順利交付北汽新能源
- ...· 中電瑞華FTF系列電池測試系統(tǒng)中標北京新能源汽車股份有限公司
- ...· 中電瑞華大功率高壓能源反饋式負載系統(tǒng)成功交付中電熊貓
- ...· 中電瑞華國際在電動汽車及關鍵部件測評研討會上演繹先進測評技術
- ...· 數(shù)據(jù)采集終端系統(tǒng)設備
- ...· 簡儀科技踏上新征程
- ...· 易靈思® 宣布 AEC-Q100 資質認證和汽車系列產(chǎn)品計劃
- ...· 易靈思® 宣布擴充高性能 鈦金系列™ FPGA 產(chǎn)品 鈦金系列產(chǎn)品擴充至包含 1M 邏輯單元的 FPGA
- ...· 易靈思® 宣布Trion® Titanium 在臺積電 (TSMC) 16納米工藝節(jié)點流片
- ...· TI杯2019年全國大學生電子設計競賽頒獎典禮在京舉行
- ...· BlackBerry QNX虛擬機獲得全球首個汽車安全完整性等級(ASIL) ‘D’認證
- ...· 威馬汽車選擇BlackBerry助力下一代汽車