嵌入式CCD圖像數(shù)據(jù)采集系統(tǒng)設計
下載:4442
大。2MB
語言:簡體中文
時間:2012-03-07
大。2MB
語言:簡體中文
時間:2012-03-07
公司:
類型:
環(huán)境:
類型:
環(huán)境:

摘 要:為了滿足嵌入式機器視覺后續(xù)圖像處理的需要,結合高速DSP和FPGA的特點,設計了一套面向嵌入式機器視覺系統(tǒng)的圖像數(shù)據(jù)采集系統(tǒng)。充分利用FPGA內部異步FIFO資源作為數(shù)據(jù)緩沖區(qū),將異步FIFO數(shù)據(jù)以TMS320DM642的PDT方式寫入數(shù)據(jù)SDRAM。當SDRAM接收一幀圖像可以直接用DSP進行圖像處理。DSP讀寫SDRAM速度高達150MHz,PDT傳輸方式不占用DSPCPU時間,不影響圖像處理速度。該系統(tǒng)具有電路結構簡單、數(shù)據(jù)傳輸實時性好和...